Hitachi SR2201
Hitachi SR2201 var ett parallellt system med distribuerat minne som introducerades i mars 1996 av Hitachi . Dess processor, 150 MHz HARP-1E baserad på PA-RISC 1.1-arkitekturen, löste cachemiss -straffet genom pseudovektorbearbetning ( PVP). I PVP laddades data genom att förhämtas till en speciell registerbank , förbi cachen. Varje processor hade en toppprestanda på 300 MFLOPS, vilket gav SR2201 en toppprestanda på 600 GFLOPS. Upp till 2048 RISC- processorer kunde anslutas via ett tredimensionellt höghastighetsnätverk, som kunde överföra data med 300 MB/s över varje länk.
I februari 1996 installerades två 1024-nodssystem vid University of Tokyo och University of Tsukuba . Det senare utvidgades till det icke-kommersiella CP-PACS-systemet. En uppgradering till ett 2048-nodssystem, som nådde en topphastighet på 614 GFLOPS, slutfördes i slutet av september 1996. CP-PACS drevs av Center for Computational Physics, bildat för detta ändamål. 1024-processorsystemet i SR2201 uppnådde 220,4 GFLOPS på LINPACK benchmark, vilket motsvarade 72% av toppprestanda.
- ^ H. Fujii, Y. Yasuda, H. Akashi, Y. Inagami, M. Koga, O. Ishihara, M. Kashiyama, H. Wada, T. Sumimoto, Arkitektur och prestanda för Hitachi SR2201 massivt parallella processorsystem, Proceedings av 11:e International Parallel Processing Symposium, april 1997, sid 233-241.
- ^ Y. Iwasaki, CP-PACS-projektet, Nuclear Physics B - Proceedings Supplements , Volym 60, Issues 1-2, Januari 1998, s. 246–254.
- ^ AJ van der Steen, Översikt över nya superdatorer, publikation av NCF, Stichting Nationale Computer Faciliteiten, Nederländerna, januari 1997.
externa länkar
- Hitachi SR2201 Massively Parallel Processor , Hitachi Ltd.
- CP-PACS Project , University of Tsukuba.
- Center for Computational Physics , University of Tsukuba.