Cyrix III

Cyrix III
KL Cyrix III 500.jpg
Cyrix III (500 MHz)
Allmän information
Lanserades februari 2000
Avvecklad Början av 2001
Vanliga tillverkare
Prestanda
Max. CPU klockfrekvens 350 MHz till 800 MHz
FSB- hastigheter 100 MHz till 133 MHz
Cache
L1 cache 64 KiB instruktion + 64 KiB data
L2 cache 64 KiB exklusivt (C5B)
Arkitektur och klassificering
Tekniknod 0,18 μm till 0,15 μm
Instruktionsuppsättning IA-32
Fysiska specifikationer
Transistorer
  • 11 miljoner (C5A), 15 miljoner (C5B)
Kärnor
  • 1
Uttag
Produkter, modeller, varianter
Kärnnamn
  • Joshua
  • Samuel (C5A)
  • Samuel 2 (C5B)
Historia
Företrädare WinChip
Efterträdare VIA C3

Cyrix III är en x86 -kompatibel Socket 370 CPU . VIA Technologies lanserade processorn i februari 2000. VIA hade köpt både Centaur Technology och Cyrix . Cyrix III skulle baseras på en kärna från ett av de två företagen.

Historia

Cyrix III lanserades i slutet av februari 2000. Den var ursprungligen baserad på Joshua-kärnan och var tillgänglig i två prestandaklassificeringar på 500 och 533 MHz, där PR500 var $84 per enhet och PR533 $99. National Semiconductor skulle vara tillverkaren av chipsen.

650 och 677 MHz-versioner av Cyrix III var tillgängliga från och med januari 2001. 650 MHz-versionen skulle kosta $55 per chip medan 677 skulle kosta $60 och båda var baserade på Samuels kärna.

700 MHz-versionen av Cyrix III var tillgänglig den 19 januari 2001. Priset skulle vara $62 per chip i bulk. Detta var det sista III-chippet som släpptes med Samuel-kärnan, eftersom Samuel II förväntades släppas i mars.

Bara en månad senare i februari 2001 tillkännagavs Cyrix III-chips baserade på Samuel 2-kärnan. En initial 750 MHz-version skulle vara tillgänglig, med 800 och 850 MHz som kommer senare. Chipsen skulle ha en 100 och 133 MHz FSB, 128 KB L1-cache tillsammans med MMX- och 3DNow-instruktioner. Flisen skulle tillverkas med en 0,15 mikron process och ha en formstorlek på 52 kvadrat mm. VIA planerade att släppa en senare version av chippet, kodnamnet Ezra/C5C med en process på 0,13 mikron och hastigheter på 750 MHz upp till möjligen 1 GHz.

CPU-kärnor

Joshua

Pre-release Cyrix III CPU: er baserade på en 22 miljoner transistor Joshua kärna designad av Cyrix . Denna CPU-kärna var en typisk Cyrix-design: superskalär med spekulativt utförande och en hög IPC-hastighet men ganska låga klockfrekvenser. För att betona den högre prestandan hos deras design jämfört med konkurrenternas erbjudanden använde Cyrix ett system med en " P-Rating " högre än klockfrekvensen. Processorns flyttalsenhet hade förmodligen uppdaterats från lackluster-enheten i 6x86/MII-serien . När chippet nådde recensenter visade sig den viktade heltal/flyttalsprestandan vara ganska låg jämfört med konkurrenterna. Det faktum att Cyrix 6x86-line bara var 486-kompatibla, inte 100% Pentium-kompatibla, förstärkte den negativa uppmärksamheten vid denna tidpunkt.

Samuel

Eftersom Joshua-kärnan var ett så blandat resultat i termisk effekt, kärnstorlek och prestanda, bytte VIA nästan omedelbart till en Samuel-kärna på 11 miljoner transistorer designad av Centaur Technology . Samuel-kärnan var en enklare design, som var en utveckling av WinChip- processorerna (den outgivna WinChip 4). Samuel designades för högre klockhastigheter, med mer L1-cache (men ingen L2), och använde mindre tillverkningsteknik. Även om den här versionen av Cyrix III fortfarande hade subpar prestanda jämfört med konkurrenterna från Intel och AMD, var den ganska strömsnål och bestod av bara hälften av antalet transistorer från Cyrix skapelse.

VIA lade ner den kritiserade P-Ratingen med nya processorer baserade på Samuel-kärnan, till förmån för att helt enkelt särskilja dem genom deras faktiska klockhastighet.

Samuel 2

Samuel 2 -kärnan är en revidering av Samuelskärnan. Centaur Technology-teamet lade till en on-die 64 KiB L2-cache och flyttade till en 150 nm tillverkningsprocess. Dessa ändringar förbättrade prestanda per klocka, minskade effektbehov och ökad skalbarhet för klockhastighet.

Modeller & varianter

Modell Kodnamn
Processstorlek ( μm )

Formarea ( mm² )

Antal transistorer (miljoner)
Uttag Paket Kärnspänning
TDP (W)
Klockfrekvens Busshastighet L1-cache L2-cache
Pris (USD)
Lansera
PR500 Joshua (Gobi) 0,18 22 370 CPGA 2.2 22 400 MHz 133 MHz 128 KB 256 KB 84 2000-02-22
PR533 0,18 22 370 CPGA 2.2 23.9 433 MHz 66 MHz 128 KB 256 KB 99
III-466MHz Samuel 0,18 75 11.3 370 CPGA 1,80 ? 466 MHz 133 MHz 128 KB Ingen ? Q2 2000
III-500MHz 0,18 75 11.3 370 CPGA 1,80 ? 500 MHz 133 MHz 128 KB Ingen ? Q2 2000
III-533MHz 0,18 75 11.3 370 CPGA 1,80 12 533 MHz 133 MHz 128 KB Ingen ? 6-6-2000
III-550MHz 0,18 75 11.3 370 CPGA 1,80 14 550 MHz 100 MHz 128 KB Ingen ? 6-6-2000
III-600MHz 0,18 75 11.3 370 CPGA 1,90

2.0

15 600 MHz 100 MHz

133 MHz

128 KB Ingen ? 6-6-2000
III-650MHz 0,18 75 11.3 370 CPGA 1,80 16 650 MHz 128 KB Ingen ? 6-6-2000
III-667MHz 0,18 75 11.3 370 CPGA 1,80 16 667 MHz 133 MHz 128 KB Ingen 160 6-6-2000
III-700MHz 0,18 75 11.3 370 CPGA 1,80 17 700 MHz 100 MHz 128 KB Ingen 62 2001-1-19
C3-600A Samuel 2 0,15 52 15.2 370 CPGA 1,60 14.5 600 MHz 100 MHz

133 MHz

128 KB 64 KB ? ?
C3-650A 0,15 52 15.2 370 CPGA 1,60 650 MHz 100 MHz 128 KB 64 KB ? ?
C3-677A 0,15 52 15.2 370 CPGA 1,60 2.5 677 MHz 133 MHz 128 KB 64 KB ? ?
C3-700A 0,15 52 15.2 370 CPGA 1,60 3 700 MHz 100 MHz 128 KB 64 KB ? 2001-03-25
C3-733A 0,15 52 15.2 370 CPGA 1,60 3 733 MHz 133 MHz 128 KB 64 KB ? 2001-03-25
C3-750A 0,15 52 15.2 370 CPGA 1,605 10,59 750 MHz 133 MHz 128 KB 64 KB ? 2001-05-28
C3-800A 0,15 52 15.2 370 CPGA 1,60

1,65

11.3

13

800 MHz 100 MHz

133 MHz

128 KB 64 KB ? ?

Byter namn

Cyrix III döptes senare om till C3 , eftersom den inte byggdes på Cyrix-teknologi alls.

Se även

externa länkar