DEC 4000 AXP
DEC 4000 AXP är en serie avdelningsserverdatorer utvecklade och tillverkade av Digital Equipment Corporation som introducerades den 10 november 1992. Dessa system utgjorde en del av den första generationen av system baserade på 64-bitars Alpha AXP - arkitekturen och vid tidpunkten för introduktionen, körde Digitals OpenVMS AXP eller OSF/1 AXP operativsystem .
DEC 4000 AXP efterträddes i slutet av 1994 av avdelningsservrarna AlphaServer 2000 och 2100.
Modeller
Det finns två modeller av DEC 4000 AXP:
- Modell 6x0 , kodnamnet Cobra : 160 MHz DECchip 21064 (EV4)-processor(er) med 1 MB L2-cache vardera.
- Modell 7x0 , kodnamn Fang : 190 MHz DECchip 21064 (EV4)-processor(er) med 4 MB L2-cache vardera. Det introducerades i oktober 1993. [ citat behövs ]
De möjliga värdena för 'x' är 1 eller 2. Dessa siffror anger antalet mikroprocessorer i systemet.
Beskrivning
DEC 4000 AXP är tvåvägs symmetrisk multiprocessing (SMP)-kapabla system som är inrymda i antingen ett BA640 halvhögt skåp eller ett BA641 19-tums rackmonterbart hölje som innehåller två bakplan , ett systembakplan och ett lagringsbakplan. Inkopplad i systemets bakplan fanns en eller två CPU-moduler, en till fyra minnesmoduler, en I/O -modul, upp till sex Futurebus+ Profile B -moduler, och i lagringsbakplanet fanns ett till fyra masslagringsfack för fast media och ett löstagbart masslagringsfack för media.
CPU-modul
Två modeller av CPU-moduler användes i DEC 4000 AXP, KN430 (även känd som B2001-BA), som används i Model 600-serien, och B2012-AA, som används i Model 700-serien. KN430 innehåller en 160 MHz DECchip 21064 mikroprocessor med 1 MB B-cache ( L2 cache ), medan B2012-AA innehåller ett 190 MHz DECchip 21064 med 4 MB B-cache. Två C 3 (kommando, styrning och kommunikation) ASIC på CPU-modulen tillhandahåller ett antal funktioner, som att implementera B-cache-styrenheten och bussgränssnittsenheten (BIU), som kopplar mikroprocessorn till 128-bitars adress och data multiplexerad systembuss för att möjliggöra kommunikation mellan CPU, minne och I/O-moduler. Dessa ASICs tillverkades i en 0,8 mikrometers process.
Minnesmodul
Minnesmodulen MS430 har kapaciteter på 32, 64, 128, 256 och 512 MB minne. Minnet är organiserat i fyra banker, var och en 280 bitar breda, varav 256 bitar används för att lagra data och 24 bitar används för att lagra feldetekterings- och korrigeringsinformation (EDC). Minnet är skyddat av EDC-logik, som kan upptäcka och korrigera 1-bitars fel och vanliga 2-, 3- och 4-bitars fel.
Minnet är implementerat med 280 ytmonterade dubbla in-line-paket (DIP) 4-bitars dynamiska random access memory (DRAM) chips med kapaciteter på 1, 4 och 16 Mb som finns på båda sidor av modulen.
På modulen finns två CMIC ASIC som styr minnet och kopplar modulen till systembussen. Varje CMIC ASIC ansvarar för att hantera hälften av 280-bitars minnesbussen och 128-bitars systembussen. CMIC ASIC:erna är tillverkade i en CMOS-process och är förpackade i ett 299-positions pin grid array (PGA)-paket.
Minnesmodulen har samma storlek som CPU-modulen och ansluts till bakplanet via två 129-stifts och fyra 24-stiftskontakter.
I/O-modul
DEC 4000 AXP använder KFA40 I/O-modulen, som innehåller hela I/O-undersystemet. I/O-modulen är den största modulen i systemet, och två varianter fanns. Den första varianten erbjöd fyra SCSI-2- bussar och två Ethernet- portar och den andra varianten erbjöd fyra DSSI /SCSI-bussar och en Ethernet-port. Den andra varianten har dock bara halva bandbredden av SCSI-2-bussarna i den första varianten, även om de avancerade funktionerna i DSSI motiverade användningen i vissa fall. Bortsett från dessa skillnader var resten av I/O-modulen i stort sett densamma.
I/O-modulfunktioner som är gemensamma för båda varianterna är en extra SCSI-2-buss endast för flyttbara mediaenheter, en Zilog 85C30 Serial Communications Controller ( UART ) som tillhandahåller två seriella linjer , en Dallas Semiconductor DS1287 realtidsklocka , och de flesta firmware i DEC 4000 AXP. För att styra Futurebus+ och för att koppla I/O-modulen till systembussen, används två IONIC ASIC. Ethernet-funktionaliteten i I/O-funktionen tillhandahålls av TGEC (Third Generation Ethernet Chip), även känd som DC253, medan SCSI/DSSI-bussarna tillhandahålls av fyra NCR 53C710 SCSI/DSSI-kontroller och deras tillhörande DSSI-drivrutiner ( andra Endast I/O-modulvariant).
De flesta av I/O-enheterna är anslutna till den lokala I/O-bussen, känd som "Lbus", en 32-bitars adress- och datamultiplexbuss.
Lagring
DEC 4000 AXP har fyra fasta masslagringsfack, vart och ett kan rymma en 5¼ tums eller fyra 3½ tums enheter. Ett enda löstagbart masslagringsfack för media rymmer CD-ROM-enheterna och bandenheterna . Förutom intern lagring kan ett externt lagringsskåp anslutas via en extern SCSI-port för att ge mer lagring.
Expansion
DEC 4000 AXP-systemen använde Futurebus+ Profile B för expansion, med sex platser. Dessa kortplatser gav en toppöverföringshastighet på 160 MB/s.
Kapslingar
BA640-skåpet har en bredd på 49,9 cm (20 tum), en höjd på 88,3 cm (35 tum) och ett djup på 77,5 cm (31 tum). Den har en maxvikt på 124 kg (275 lb). BA641 19-tums rackmonterbara hölje har en bredd på 48,26 cm (19 tum), en höjd på 44,4 cm (17,5 tum) och ett djup på 75,7 cm (29,8 tum) med monteringsfästen. Den har en typisk vikt på 65,7 kg (146 lb).
- DEC 4000 Model 600 Series Checklista för platsförberedelser , EK-KN430-SP.A01, Digital Equipment Corporation
- DEC 4000 AXP Model 600 Series Technical Manual , EK-KN430-TM.A01, första tryckning, december 1992, Digital Equipment Corporation [ permanent död länk ]
- Maskas, Barry A., Shirron, Stephen F. och Warchol, Nicholas A. (1992). "Design och prestanda för DEC 4000 AXP Departmental Server Computing Systems", Digital Technical Journal 4 (4).
- AlphaServer jämförelsetabell, mars 1994 utgåva